Uplinks tambahan dina Intel C620 System Logika Arsitéktur

Dina arsitéktur platform x86, dua tren muncul anu silih ngalengkepan. Numutkeun hiji vérsi, urang kedah ngalih ka ngahijikeun komputasi sareng sumber daya kontrol kana hiji chip. Pendekatan kadua ngamajukeun distribusi tanggung jawab: prosésorna dilengkepan ku beus berkinerja tinggi anu ngabentuk ékosistem scalable periferal. Éta ngabentuk dasar topologi logika sistem Intel C620 pikeun platform tingkat luhur.

Beda dasar tina chipset Intel C610 saméméhna nyaéta ékspansi saluran komunikasi antara prosésor sareng périferal anu kalebet dina chip PCH ngalangkungan panggunaan tautan PCIe sareng beus DMI tradisional.

Uplinks tambahan dina Intel C620 System Logika Arsitéktur

Hayu urang ningal langkung caket kana inovasi sasak kidul Intel Lewisburg: pendekatan évolusionér sareng revolusioner naon anu parantos ngalegaan kakuatanana dina komunikasi sareng prosesor?

parobahan évolusionér dina komunikasi CPU-PCH

Salaku bagian tina pendekatan évolusionér, saluran komunikasi utama antara CPU jeung sasak kidul, nu DMI (Direct Media Interface) beus, narima rojongan pikeun mode PCIe x4 Gen3 kalawan kinerja 8.0 GT / S. Saméméhna, dina Intel C610 PCH, komunikasi antara prosésor jeung sistem logika dipigawé dina modeu PCIe x4 Gen 2 dina 5.0 GT / S rubakpita.

Uplinks tambahan dina Intel C620 System Logika Arsitéktur

Babandingan fungsionalitas sistem logika Intel C610 na C620

Catet yén subsistem ieu langkung konservatif tibatan palabuhan PCIe anu diwangun dina prosésor, biasana dianggo pikeun nyambungkeun GPU sareng drive NVMe, dimana PCIe 3.0 parantos lami dianggo sareng rencanana transisi ka PCI Express Gen4.

parobahan revolusioner dina komunikasi CPU-PCH

Parobahan revolusioner kaasup tambahan saluran komunikasi PCIe CPU-PCH anyar, disebut Uplinks Tambahan. Fisik, ieu dua palabuhan PCI Express operasi di PCIe x8 Gen3 na PCIe x16 Gen3 modus, duanana 8.0 GT / S.

Uplinks tambahan dina Intel C620 System Logika Arsitéktur

Pikeun interaksi antara CPU sareng Intel C620 PCH, 3 beus dianggo: DMI sareng dua palabuhan PCI Express.

Naha éta diperlukeun pikeun ngarévisi topologi komunikasi aya kalawan Intel C620? Firstly, nepi ka 4x 10GbE controller jaringan jeung pungsi RDMA bisa terpadu kana PCH. Bréh, generasi anyar jeung gancang Intel QuickAssist Téhnologi (QAT) coprocessors, nu nyadiakeun rojongan hardware pikeun komprési jeung enkripsi, tanggung jawab enkripsi lalulintas jaringan jeung bursa jeung subsistem gudang. Tungtungna, "mesin inovasi" - Inovasi Engine, nu ngan bakal sadia pikeun OEMs.

Skalabilitas sareng kalenturan

Hiji sipat penting nyaéta kamampuhan pikeun optionally milih teu ukur topologi sambungan PCH, tapi ogé prioritas sumberdaya internal tina chip dina aksés ka saluran komunikasi-speed tinggi jeung processor sentral (prosesor). Sajaba ti éta, dina EPO husus (EndPoint Ngan Mode), sambungan PCH dilumangsungkeun dina status alat PCI Express biasa ngandung 10 sumberdaya GbE sarta Intel QAT. Dina waktos anu sami, antarbeungeut DMI klasik, ogé sajumlah subsistem Warisan, anu dipidangkeun hideung dina diagram, ditumpurkeun.

Uplinks tambahan dina Intel C620 System Logika Arsitéktur

Arsitéktur internal tina chip Intel C620 PCH

Dina tiori, ieu ngamungkinkeun ngagunakeun leuwih ti hiji chip Intel C620 PCH dina sistem, skala 10 GbE sarta fungsionalitas Intel QAT pikeun minuhan sarat kinerja. Dina waktos anu sami, fungsi Warisan anu diperyogikeun ngan ukur dina salinan tunggal tiasa diaktipkeun ngan dina salah sahiji chip PCH anu dipasang.

Janten, anu terakhir dina desain bakal janten milik pamekar platform, anu nimpah dumasar kana faktor téknologi sareng pamasaran saluyu sareng posisi unggal produk khusus.

sumber: www.habr.com

Tambahkeun komentar