Teknisk dokumentation klargjorde layouten för Ryzen 4000: två CCD:er, en CCX i CCD, 32 MB L3 i CCX

I går kväll dök ett tekniskt dokument upp på Internet som beskrev några av egenskaperna hos de förväntade Ryzen 4000-processorerna byggda på mikroarkitekturen Zen 3. I allmänhet gav det inga speciella avslöjanden, men det bekräftade många av de antaganden som gjordes tidigare. .

Teknisk dokumentation klargjorde layouten för Ryzen 4000: två CCD:er, en CCX i CCD, 32 MB L3 i CCX

Enligt dokumentationen kommer Ryzen 4000-processorer (kodnamn Vermeer) att behålla den chiplet-layout som introducerades i deras föregångare till Zen 2-generationen. Framtida massprocessorer kommer, som tidigare fallet, att ha en I/O-chiplet och en eller två CCD:er ( Core Complex Die) - chiplets som innehåller datorkärnor.

Den viktigaste skillnaden mellan Zen 3-processorer kommer att vara den interna strukturen hos CCD:n. Medan varje CCD för närvarande innehåller två fyrkärniga CCX (Core Complex), som var och en har sitt eget 3 MB L16-cachesegment, kommer Ryzen 4000-chiplets att bestå av en åttakärnig CCX. Volymen av L3-cache i varje CCX kommer att ökas från 16 till 32 MB, men detta kommer uppenbarligen inte att leda till en förändring av den totala cacheminnets kapacitet. Processorer i Ryzen 4000-serien med åtta kärnor, som nu kommer att ha en CCD-chiplet, kommer att få en 32 MB L3-cache, och 16-kärniga processorer med två CCD-chiplets kommer att ha en 64 MB L3-cache, sammansatt av två segment.

Teknisk dokumentation klargjorde layouten för Ryzen 4000: två CCD:er, en CCX i CCD, 32 MB L3 i CCX

Det finns ingen anledning att förvänta sig förändringar i volymen på L2-cachen: varje processorkärna kommer att ha 512 KB andranivå-cache.

Men en förstoring av CCX kommer att ha en uppenbar inverkan på prestandan. Var och en av kärnorna i Zen 3 kommer att ha direktåtkomst till en större del av L3-cachen, och dessutom kommer fler kärnor att kunna kommunicera direkt, förbi Infinity Fabric. Detta innebär att Zen XNUMX kommer att minska inter-core kommunikationslatens och minska prestandapåverkan från den begränsade bandbredden på processorns Infinity Fabric-buss, vilket innebär att IPC-indikatorn (instruktioner exekveras per klocka) i slutändan kommer att öka.

Samtidigt talar vi inte om någon ökning av antalet kärnor i konsumentprocessorer. Det maximala antalet CCD-chiplets i Ryzen 4000 kommer att begränsas till två, så det maximala antalet kärnor i processorn kommer inte att kunna överstiga 16.

Teknisk dokumentation klargjorde layouten för Ryzen 4000: två CCD:er, en CCX i CCD, 32 MB L3 i CCX

Dessutom förväntas inga grundläggande förändringar med minnesstöd. Som följer av dokumentet kommer det maximala officiellt stödda läget för Ryzen 4000 att förbli DDR4-3200.

Dokumentationen ger inga detaljer om sammansättningen av modellsortimentet och frekvenserna för de processorer som ingår i den. Mer detaljerad information kommer uppenbarligen att bli känd den 8 oktober, då AMD kommer att hålla ett speciellt evenemang dedikerat till Ryzen 4000-processorer och Zen 3-mikroarkitekturen.

Källa:



Källa: 3dnews.ru

Lägg en kommentar