Produktion av inhemska processorer baserade på RISC-V-arkitektur kommer att börja i Ryska federationen

Rostec State Corporation och teknikföretaget Yadro (ICS Holding) har för avsikt att utveckla och påbörja produktionen av en ny processor för bärbara datorer, PC och servrar, baserad på RISC-V-arkitekturen, senast 2025. Det är planerat att utrusta arbetsplatser i Rostec-avdelningar och institutioner vid utbildnings- och vetenskapsministeriet, utbildningsministeriet och Ryska federationens hälsoministerium med datorer baserade på den nya processorn. 27,8 miljarder rubel kommer att investeras i projektet (inklusive 9,8 miljarder från den federala budgeten), vilket är mer än de totala investeringarna i produktionen av Elbrus- och Baikal-processorer. I enlighet med affärsplanen planerar de 2025 att sälja 60 tusen system baserade på nya processorer och tjäna 7 miljarder rubel för detta.

Sedan 2019 har Yadro, ett server- och lagringsföretag, ägt Syntacore, som är en av de äldsta utvecklarna av specialiserade öppna och kommersiella RISC-V IP-kärnor (IP Core), och är också en av grundarna av den ideella organisationen RISC-V International , övervakar utvecklingen av RISC-V-instruktionsuppsättningsarkitekturen. Det finns alltså mer än tillräckligt med resurser, erfarenhet och kompetens för att skapa ett nytt RISC-V-chip.

Det rapporteras att chippet som utvecklas kommer att innehålla en 8-kärnig processor som arbetar på 2 GHz. För produktion är det planerat att använda den tekniska 12nm-processen (som jämförelse, 2023 planerar Intel att producera ett chip baserat på SiFive P550 RISC-V-kärnan med 7 nm-teknik, och 2022 i Kina förväntas man producera XiangShan-chippet , som också arbetar med en frekvens på 2 GHz, med den tekniska processen 14 nm).

Syntacore erbjuder för närvarande licensiering av RISC-V SCR7-kärnan, lämplig för användning i konsumentdatorer och stöder användningen av Linux-baserade system. SCR7 implementerar RISC-V RV64GC instruktionsuppsättningsarkitekturen och inkluderar en virtuell minneskontroller med stöd för minnessidor, MMU, L1/L2-cachar, flyttalsenhet, tre behörighetsnivåer, AXI4- och ACE-kompatibla gränssnitt och SMP-stöd (upp till 8 kärnor).

Produktion av inhemska processorer baserade på RISC-V-arkitektur kommer att börja i Ryska federationen

När det gäller programvara utvecklas RISC-V-stöd framgångsrikt i Debian GNU/Linux. I slutet av juni tillkännagav Canonical dessutom bildandet av färdiga versioner av Ubuntu 20.04 LTS och 21.04 för RISC-V-korten SiFive HiFive Unmatched och SiFive HiFive Unleashed. RISC-V har också nyligen porterats till Android-plattformen. Det är anmärkningsvärt att Yadro har varit Silvermedlem i Linux Foundation sedan 2017, och även är medlem i OpenPOWER Foundation-konsortiet, som främjar OpenPOWER-instruktionsuppsättningsarkitekturen (ISA).

Kom ihåg att RISC-V tillhandahåller ett öppet och flexibelt maskininstruktionssystem som gör att mikroprocessorer kan byggas för godtyckliga tillämpningar utan att kräva royalties eller ställa villkor för användning. RISC-V låter dig skapa helt öppna SoC:er och processorer. För närvarande, baserat på RISC-V-specifikationen, utvecklar olika företag och gemenskaper under olika fria licenser (BSD, MIT, Apache 2.0) flera dussin varianter av mikroprocessorkärnor, SoCs och redan producerade chips. Operativsystem med högkvalitativt stöd för RISC-V inkluderar GNU/Linux (finns sedan Glibc 2.27, binutils 2.30, gcc 7 och Linux-kärnan 4.15) och FreeBSD.

Källa: opennet.ru

Lägg en kommentar