มีการนำเสนอโครงการ CoreBoot 4.14 ซึ่งมีการพัฒนาทางเลือกฟรีสำหรับเฟิร์มแวร์และ BIOS ที่เป็นกรรมสิทธิ์ นักพัฒนา 215 คนมีส่วนร่วมในการสร้างเวอร์ชันใหม่ซึ่งเตรียมการเปลี่ยนแปลง 3660 รายการ
นวัตกรรมหลัก:
- ใช้การสนับสนุนเบื้องต้นสำหรับ AMD Cezanne APU และการปรับโครงสร้างโค้ดทั่วไปเพื่อรองรับ AMD SoC รหัสมาตรฐานสำหรับ AMD SoC ได้รับการรวมเป็นหนึ่งเดียว ซึ่งทำให้สามารถใช้ส่วนประกอบที่มีอยู่แล้วสำหรับ Picasso SoC ในโค้ดสำหรับ AMD Cezanne ได้
- การสนับสนุนโปรเซสเซอร์เซิร์ฟเวอร์ Intel Xeon Scalable (Xeon-SP) รุ่นที่สองและสาม - SkyLake-SP (SKX-SP) และ CooperLake-SP (CPX-SP) - ได้รับความเสถียรและได้รับการยอมรับว่าพร้อมสำหรับการใช้งานจริง รหัส SKX-SP ใช้เพื่อรองรับมาเธอร์บอร์ด OCP TiogaPass และ CPX-SP ใช้เพื่อรองรับ OCP DeltaLake ฐานโค้ดได้รับการปรับให้เหมาะสมและรวมเป็นหนึ่งเดียวเพื่อรองรับ Xeon-SP รุ่นต่างๆ
- เพิ่มการรองรับเมนบอร์ด 42 ตัว โดย 25 ตัวใช้ในอุปกรณ์ที่ใช้ Chrome OS หรือบนเซิร์ฟเวอร์ของ Google ในบรรดาค่าธรรมเนียมที่ไม่ใช่ของ Google:
- เอเอ็มดี บิลบี และเอเอ็มดี มาจอลิกา;
- GIGABYTE GA-D510UD;
- เอชพี 280 G2;
- Intel Alderlake-M RVP, Intel Alderlake-M RVP, Intel Elkhartlake LPDDR4x CRB และ Intel shadowmountain;
- คอนตรอน COMe-mAL10;
- MSI H81M-P33 (MS-7817 v1.2);
- ไพน์64ร็อคโปร64;
- ความพิถีพิถัน Librem 14;
- System76 darp5, galp3-c, gaze15, oryp5 และ oryp6
- การสนับสนุนเมนบอร์ด Intel Cannonlake U LPDDR4 RVP, Intel Cannonlake U LPDDR4 RVP และ Google Boldar ถูกยกเลิกแล้ว
- มีการแนะนำเฟรมเวิร์ก ACPI GNVS แบบรวมศูนย์ ซึ่งใช้แทนตัวจัดการ APM_CNT_GNVS_UDPATE SMI และตอนนี้ใช้เพื่อเริ่มต้นองค์ประกอบตาราง ACPI GNVS มาตรฐาน
- รูปแบบระบบไฟล์ CBFS ที่ใช้ในการโฮสต์ส่วนประกอบ Coreboot บน Flash มีการเปลี่ยนแปลง การเปลี่ยนแปลงดังกล่าวสะท้อนให้เห็นถึงการเตรียมการนำความสามารถในการรับรองไฟล์แต่ละไฟล์ด้วยลายเซ็นดิจิทัลไปใช้
ที่มา: opennet.ru