Nilinaw ng teknikal na dokumentasyon ang layout ng Ryzen 4000: dalawang CCD, isang CCX sa CCD, 32 MB L3 sa CCX

Kagabi, lumabas ang isang teknikal na dokumento sa Internet na naglalarawan ng ilan sa mga katangian ng inaasahang mga processor ng Ryzen 4000 na binuo sa microarchitecture ng Zen 3. Sa pangkalahatan, hindi ito nagdala ng anumang mga espesyal na paghahayag, ngunit kinumpirma nito ang marami sa mga pagpapalagay na ginawa nang mas maaga .

Nilinaw ng teknikal na dokumentasyon ang layout ng Ryzen 4000: dalawang CCD, isang CCX sa CCD, 32 MB L3 sa CCX

Ayon sa dokumentasyon, pananatilihin ng mga processor ng Ryzen 4000 (codename Vermeer) ang layout ng chiplet na ipinakilala sa kanilang mga nauna sa henerasyon ng Zen 2. Ang mga hinaharap na mass processor, tulad ng dati, ay magkakaroon ng I/O chiplet at isa o dalawang CCD ( Core Complex Die) - mga chiplet na naglalaman ng mga computing core.

Ang pangunahing pagkakaiba sa pagitan ng mga processor ng Zen 3 ay ang panloob na istraktura ng CCD. Habang ang bawat CCD ay kasalukuyang naglalaman ng dalawang quad-core CCX (Core Complex), bawat isa ay may sarili nitong 3 MB L16 cache segment, ang Ryzen 4000 chiplets ay bubuo ng isang eight-core CCX. Ang dami ng L3 cache sa bawat CCX ay tataas mula 16 hanggang 32 MB, ngunit malinaw na hindi ito hahantong sa pagbabago sa kabuuang kapasidad ng memorya ng cache. Ang walong-core Ryzen 4000 series processors, na magkakaroon na ngayon ng isang CCD chiplet, ay makakatanggap ng 32 MB L3 cache, at ang 16-core CPU na may dalawang CCD chiplets ay magkakaroon ng 64 MB L3 cache, na binubuo ng dalawang segment.

Nilinaw ng teknikal na dokumentasyon ang layout ng Ryzen 4000: dalawang CCD, isang CCX sa CCD, 32 MB L3 sa CCX

Hindi na kailangang asahan ang mga pagbabago sa dami ng L2 cache: ang bawat core ng processor ay magkakaroon ng 512 KB ng second-level na cache.

Gayunpaman, ang pagpapalaki ng CCX ay magkakaroon ng malinaw na epekto sa pagganap. Ang bawat isa sa mga core sa Zen 3 ay magkakaroon ng direktang access sa isang mas malaking bahagi ng L3 cache, at bilang karagdagan, mas maraming mga core ang makakapag-komunikasyon nang direkta, na lumalampas sa Infinity Fabric. Nangangahulugan ito na babawasan ng Zen XNUMX ang latency ng inter-core na komunikasyon at babawasan ang epekto sa pagganap ng limitadong bandwidth ng Infinity Fabric bus ng processor, na nangangahulugang tataas ang indicator ng IPC (instructions executed per clock).

Kasabay nito, hindi namin pinag-uusapan ang anumang pagtaas sa bilang ng mga core sa mga processor ng consumer. Ang maximum na bilang ng mga CCD chiplet sa Ryzen 4000 ay magiging limitado sa dalawa, kaya ang maximum na bilang ng mga core sa processor ay hindi lalampas sa 16.

Nilinaw ng teknikal na dokumentasyon ang layout ng Ryzen 4000: dalawang CCD, isang CCX sa CCD, 32 MB L3 sa CCX

Gayundin, walang mga pangunahing pagbabago ang inaasahan sa suporta sa memorya. Tulad ng sumusunod mula sa dokumento, ang maximum na opisyal na suportadong mode para sa Ryzen 4000 ay mananatiling DDR4-3200.

Ang dokumentasyon ay hindi nagbibigay ng anumang mga detalye tungkol sa komposisyon ng hanay ng modelo at ang mga frequency ng mga processor na kasama dito. Ang mas detalyadong impormasyon ay malamang na malalaman sa Oktubre 8, kapag ang AMD ay magdaraos ng isang espesyal na kaganapan na nakatuon sa mga processor ng Ryzen 4000 at ang Zen 3 microarchitecture.

Pinagmulan:



Pinagmulan: 3dnews.ru

Magdagdag ng komento