谷歌提供免费生产试用批次开放芯片的机会

谷歌与制造公司 SkyWater Technology 和 Efabless 合作推出了一项计划,允许开放硬件开发人员免费制造他们开发的芯片。 该倡议旨在刺激开放硬件的开发,降低开发开放项目的成本并简化与制造工厂的交互。 由于这一举措,任何人都可以开始开发自己的定制芯片,而不必担心生产初始原型的高成本。 所有生产、包装和运输费用均由 Google 承担。

加入免费制作计划的申请可以每两个月提交一次。 最近的插槽将于 8 月 30 日关闭,设法进入的芯片将于 18 月 40 日准备好,并于 40 月 50 日发送给作者。 从提交的申请中筛选出5个项目(如果提交的申请少于XNUMX个,则所有通过正确性检查的项目将投入生产)。 根据生产结果,开发商将收到 XNUMX 个芯片和 XNUMX 个已安装芯片的主板。

仅接受在开放许可下完全分发的项目的应用程序,不受保密协议 (NDA) 的约束,也不限制其产品的使用范围。 用于生产的数据必须以 GDSII 格式传输,通过提供的测试集并从源设计文件中复制(即提交开源项目,但您将无法提交用于生产的专有设计)。

为了简化开放芯片开发,提供了以下开源工具:

  • SkyWater PDK(工艺设计套件)是一个工具包,描述了 SkyWater 工厂使用的 130nm 技术工艺 (SKY130),并允许您准备微电路生产所需的设计文件。
  • OpenLane 是一组组件,用于将专用芯片 (ASIC) 的 RTL 电路设计自动转换为芯片工厂使用的 GDSII 格式。
    谷歌提供免费生产试用批次开放芯片的机会
  • XLS(加速硬件综合)是一个工具包,用于综合设计文件与芯片硬件,这些硬件对应于所提供的所需功能的高级描述,以软件开发的风格设计。
  • Bazel 汇编系统的一组规则,支持开放工具(Yosys、Verilator、OpenROAD),用于使用硬件描述语言(Verilog、VHDL、Chisel、nMigen)。
  • OpenROAD 是一个用于自动化开源微电路开发过程的框架。
  • Verible 是一套使用 Verilog 语言进行开发的工具,包括解析器、样式格式化系统和 linter。

来源: opennet.ru

添加评论