技術文件闡明了 Ryzen 4000 的佈局:兩個 CCD,CCD 中有一個 CCX,CCX 中有 32 MB L3

昨晚,一份技術文件在網路上浮出水面,描述了基於Zen 4000 微架構構建的預期Ryzen 3 處理器的一些特性,總的來說,它沒有帶來任何特別的爆料,但它證實了之前所做的許多假設。

技術文件闡明了 Ryzen 4000 的佈局:兩個 CCD,CCD 中有一個 CCX,CCX 中有 32 MB L3

根據文檔,Ryzen 4000 處理器(代號Vermeer)將保留Zen 2 代前輩中引入的小晶片佈局。與之前的情況一樣,未來的大規模處理器將擁有一個I/O 小晶片和一個或兩個CCD ( Core Complex Die) - 包含計算核心的小晶片。

Zen 3 處理器之間的主要差異在於 CCD 的內部結構。 雖然目前每個 CCD 包含兩個四核心 CCX(Core Complex),每個都有自己的 3 MB L16 快取段,但 Ryzen 4000 小晶片將包含一個八核心 CCX。 每個CCX中的L3快取容量將從16MB增加到32MB,但這顯然不會導致快取總容量的變化。 八核心 Ryzen 4000 系列處理器現在將配備一個 CCD 小晶片,將獲得 32 MB 三級緩存,而配備兩個 CCD 小晶片的 3 核心 CPU 將擁有 16 MB 三級緩存,由兩段組成。

技術文件闡明了 Ryzen 4000 的佈局:兩個 CCD,CCD 中有一個 CCX,CCX 中有 32 MB L3

無需預期二級快取容量會發生變化:每個處理器核心將擁有 2 KB 二級快取。

但放大CCX會對效能產生明顯的影響。 Zen 3 中的每個核心都可以直接存取 L3 快取的較大部分,此外,更多核心將能夠繞過 Infinity Fabric 直接進行通訊。 這意味著Zen XNUMX將減少核心間通訊延遲,並降低處理器Infinity Fabric匯流排有限頻寬對效能的影響,這意味著IPC(每個時脈執行的指令數)指標最終將有所提升。

同時,我們並不是談論消費處理器中核心數量的任何增加。 Ryzen 4000 中 CCD 小晶片的最大數量將限制為兩個,因此處理器中的最大核心數量將無法超過 16 個。

技術文件闡明了 Ryzen 4000 的佈局:兩個 CCD,CCD 中有一個 CCX,CCX 中有 32 MB L3

此外,記憶體支援預計不會發生根本性變化。 從文件來看,Ryzen 4000官方支援的最大模式仍將是DDR4-3200。

該文件沒有提供有關該型號範圍的組成以及其中包含的處理器頻率的任何詳細資訊。 更多詳細資訊顯然將於 8 月 4000 日公佈,屆時 AMD 將舉辦一場專門介紹 Ryzen 3 處理器和 Zen XNUMX 微架構的特別活動。

來源:



來源: 3dnews.ru

添加評論